Hallo Leute, ich habe folgenden Aufbau: eine serielle Signalleitung mit 1200 Baud geht in einen mit 1,8432 MHz getakteten PLD. Der PLD soll das Signal peakfrei auf seinen Ausgang durchreichen. Er tastet jedes empfangene Bit also 1536 mal ab. Ich wollte es so machen, dass nach jedem Flankenwechsel das Eingangssignal eine gewisse Anzahl an Takten stabil bleiben muss, ehe der PLD auch die Flanke wechselt. Die Verzögerung stellt dabei kein Problem dar. Ich frage mich nur wie lange das sein soll, da ich keine Ahnung habe wie lange so ein Peak dauern kann. Wie sind eure Erfahrungen/Meinungen? Gruß
Weshalb nicht einfach ein UART nachbauen ? Das macht etwa 8 Sample oder so pro bit. Den Prozess wie das funktioniert sollte man schon mal angeschaut haben.
@lothar Tut mir leid, ich wusste nicht genau, welches Forum dafür zuständig ist.
> Ich frage mich nur wie lange das sein soll, da ich keine Ahnung habe wie
lange so ein Peak dauern kann.
Der kann u.U. Jahrzehnte dauern.....
Ich würde mich daran orientieren was ein UART normalerweise macht. Abtastung erfolgt mit der 16 fachen Frequenz der Bitrate. Manche UARTS haben eine Filterung: Mehrheitsentscheidung 2 aus 3 Abtastungen in Bit-Mitte. Das Start-Bit muß mindestens für eine halbe Bit-Zeit anliegen ansonsten wird es ignoriert.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.