Forum: FPGA, VHDL & Co. Takteingang am CPLD


von Mikrofriendly (Gast)


Lesenswert?

Guten Tag,

Ich bin gerade dabei mir ein kleines Testboard mit dem EPM300a von 
Altera zu basteln. Momentan scheitert es aber daran, wie man den Takt 
anbringt. So wie ich das aus dem Datenblatt verstanden habe, kann man 
z.b. die beiden Takteingänge mit den gleichen Taktsignal betreiben.
http://www.altera.com/literature/ds/m3000a.pdf  (seite 42)

an diesen quarzoszillator habe ich gedacht:
http://www.farnell.com/cad/320880.pdf
kann ich den Ausgang pin 8 einfach so an an den cpld anschliesen, an den 
pins GLCK1 und GLCK2?
Im Datenblatt zu dem Quarzoszi steht Inputvaltage 5Vdc, mein CPLD-Design 
soll aber mit 3.3V funktionieren, kann ich diesen auch mit 3.3V 
betreiben, wenn ich das richtig interpretiere liefert der quarzoszi. 
signalpegel für High zwischen 2.4V bis 90% von Inputvoltage.

mfg

Mikro

von Christian R. (supachris)


Lesenswert?

Sicher kannst du beide Takteingänge parallel betreiben. Aber wozu?
Und er Oszillator ist für 5V Betriebsspannung. Der geht nicht bei 3,3V. 
Da musst du schon einen 3,3V Typen nehmen oder den Oszillator mit einer 
extra 5V Spannung betreiben. Die Eingänge des CPLD sind offenbar 5V 
tolerant.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.