Forum: FPGA, VHDL & Co. einzelne FPGA Bank zerstört?


von WpMD (Gast)


Lesenswert?

Hallo!

Ich betreibe seit ca. einem Jahr einen FPGA (Lattice ECP2M).
Bisher lief auch alles reibungslos.
Nun habe ich aber das Problem, dass von meinen 3 belegten Bänken (Bank 
4, 7 und 8) die Ausgänge von Bank 4 nicht mehr das machen was sie 
eigentlich sollten... Genauer gesagt machen sie gar nichts mehr. Es 
liegt immer die Bankversorgungsspannung von 3,3V an.
Kann es sein dass ich, wie auch immer, die gesamt Bank 4 zerstört habe?
Alles andere funktioniert wie gesagt ohne Probleme.
Kann sowas vielleicht durch einen Kurzschluss an einem der Ausgänge 
paaieren? Eigentlich sind die ja Strombegrenzt (bei mir auf 12mA).
Durch eines der Signale von Bank 4 wird ein MOSFET- Treiber angesteuert. 
Auf diesem Signal treten Überschwinger auf. Kann dieses ein Problem 
sein?

Würde mich über Rat bzw. Ideen bezüglich dieses Problems sehr freuen, 
damit ich mir nicht noch ein FPGA zerstöre...

Vielen Dank schonmal!

Matthias

von Uwe Bonnes (Gast)


Lesenswert?

Spannungen ueber den Absolute maximum Ratings werden nach einiger Zeit 
zu Ausfaellen fuehren. Wenn die Ueberschwinger entsprechend hoch waren, 
koennte das zu den von Dir beobachteten Fehler fuehren.

von Stuntman Bob (Gast)


Lesenswert?

Vermutlich hat die Bank einfach keine Spannung. Kontrollier einfach mal 
das zugheörige Io-Pin auf festen Sitz. Ansonsten kaputt.

von WpMD (Gast)


Lesenswert?

Die Bank sollte eigentlich korrekt mit Spannung versorgt sein.
Bezüglich der Überschwinger: Ich habe den MOSFET- Treiber über ein ca. 
0,5m lange, zweiadrige Leitung (Signal und GND) direkt an den FPGA- Pin 
angeklemmt. Sollte ich hier irgendwelche Ändernugen vornehmen? Da in den 
Eingang des Treibers nur typ. 0,1µA (max 10µA) hineinfließen, bin ich 
davon ausgegangen, dass die Leitungsinduktivitäten sich nicht sehr stark 
bemerkbar machen.
Liege ich hier falsch? Werden die Überschwinger wohl durch die 
Induktivitäten hervorgerufen?

von John W. (Gast)


Lesenswert?

100R Widerstand direkt vor den FPGA, danach die Leitung.

Eine Messung mit einem Scope kann hier auch AHA-Effekte bringen.

Gruß!

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.