Forum: Platinen ALTIUM : Ein Schaltplan auf mehrere Leiterplatten verteilen


von WillsWissen (Gast)


Lesenswert?

Hallo,

es ist ja möglich, einem Projekt mehrere Leiterplatten zuzuordnen. Wenn 
ich dann ein PCB Update vom Schematic ausführe kann ich die 
"Zielleiterplatte" anwählen.

ABER ich muss händisch an jedes Bauteil , an jedes Netz , ... einen 
Haken zum Ein/Ausschalten setzen.

Gibt es eine einfache Art, im Schaltplan zu hinterlegen, welches Bauteil 
auf welche "Zielleiterplatte" soll ?

Schönen Gruß

von Lorenz B. (suomi)


Lesenswert?

Hallo

ich kenne Altium eigentlich recht gut. Habe aber bislang noch nie bei 
einem Altiumprojekt mehrere PCB angelegt.
Nichts desto troz: Gibt es beim PCB update einen Dialog bei dem Du dann 
anhacken musst, welches Bauteil/Netz auf welches PCB kommt oder kannst 
Du im Schema definieren wohin welches Bauteil kommt?

gruss

von WillsWissen (Gast)


Lesenswert?

Hallo,

wie gesagt, ich kann sehr wohl angeben welche PCB ein "update" vom 
Schaltplan bekommen soll.

Danach macht sich auch die gewohnte ECO auf, in der ich per "Haken" 
sagen kann, welches Änderung/Erweiterung/Bauteil ich "updaten" will.

Das muss ich aber jedes mal machen und für jede Platine einzeln. Das 
sind mehrere hundert Positionen und das Kostet massig Zeit.

Wie gesagt, ich suche eine Methode "einmalig" festzulegen welches 
Bauteil auf welche PCB kommt. Per Rooms oder Classes oder wie auch 
immer.

Schönen Gruß

von Ralf (Gast)


Lesenswert?

Ein etwas ungewöhnlicher Projektansatz, aber na gut...

> Wie gesagt, ich suche eine Methode "einmalig" festzulegen welches
> Bauteil auf welche PCB kommt. Per Rooms oder Classes oder wie auch
> immer.
Damit hast du dir selbst (fast) das richtige Stichwort gegeben. Soweit 
ich weiss sollte es mit den "Compile Masks" gehen, hab's aber noch nie 
probiert.
Du musst dann halt die Masken zwischen den Projekten umschalten, also 
"einmalig" wird nix. Bei einem hierarchischen Design wird's natürlich 
einfacher, da das dann auf einem Blatt funktioniert...

Ralf

von WillsWissen (Gast)


Lesenswert?

Hmm .. eine Compile Mask kenne ich nur im Zusammenhang mit "Fehler" 
"ausklammern" in der Schematic.

Werde es mal morgen im Zusammenhang mit "Update PCB" ausprobieren.

@Ralf ... (der Ralf in Karlsruhe ? )

"Bei einem hierarchischen Design wird's natürlich
einfacher, da das dann auf einem Blatt funktioniert..." verstehe ich 
nicht.

Wäre nett wenn Sie das etwas ausführlicher erklären können.

Danke

von Ralf (Gast)


Lesenswert?

> der Ralf in Karlsruhe ?
Nope, der aus'm Schwarzwald :)

> eine Compile Mask kenne ich nur im Zusammenhang mit "Fehler"
> "ausklammern" in der Schematic.
Im Altium-Live-Forum hab ich vorhin nachgeschaut, dort wurde behauptet, 
dass es auch mit einer CompileMask geht.

> verstehe ich nicht.
> Wäre nett wenn Sie das etwas ausführlicher erklären können.
Ein hierarchisches Design ist ein Oberblatt, auf dem die einzelnen 
Schaltpläne über SheetSymbols miteinander verknubbelt werden.
Daher wäre es dort einfacher, weil die CompileMask dann über das 
SheetSymbol gezogen werden kann, und da sich alle SS auf der gleichen 
Seite befinden macht es das etwas einfacher.

Ralf

von WillsWissen (Gast)


Lesenswert?

Da das Update auf 26514 nicht 12 Std .. sondern nur 1 gedauert hat, 
konnte ich Ihren Vorschlag ausprobieren.

JA es geht. Eine Place->Compile Mask blendet die Bauteile ein/aus. Und 
das mit nur ein paar Klicks. Kein vergleich zu den hunderten Klicks 
vorher.


Danke !

von Ralf (Gast)


Lesenswert?

> Danke !
Gerne :)

Ralf

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.