Hallo Leute, ich hab ein Problem und check einfach nicht was da jetzt schon wieder los ist.. Verwendete Hardware STK500 + selbstgeätzte Platine mit AtMega32 ich hatte diese Schaltung wie in den Angehängten Bildern schon zig mal auf Lochraster aufgebaut und sie lief jedesmal einwandfrei verstehe nicht warum sie es auf der geätzten platine nicht mehr tut. Ich kann wenn ich das STK500 mit der Platine verbinde nicht über die ISP Schnitstelle den AtMega programmieren desweiteren Leuchtet die Reset LED dauernd obwohl der Jumper nicht gesteckt ist. Man sagte mir schon das die Reset Lösung nicht die beste sei aber es hat ja bislang auch funktioniert habe diese Schaltung übrings aus einem Mikrocontrollerbuch für Anfänger. Wäre nett wenn ich euch mal den Schaltplan und das Platinen Layout anschauen könntet vielleicht findet ihr ja nen Fehler der mir andauernd entgeht. Zusätzliche Infos Relais derzeit nicht verhanden sprich wurde per Draht durchgeschaltet. R38 ist kein Wiederstand sondern eine Drossel da ich das Bauteil in Eagle nicht gefunden hatte. Vielen Dank im Voraus Andreas
Hallo Andreas, >Leuchtet die Reset LED dauernd ich denke, bei der Umsetzung des Layouts sind ein paar Sachen schiefgelaufen. Nach Schaltplan kann die LED eigentlich nicht leuchten.... Gruß Otto
Hallo, wenn Du willst, hänge doch bitte mal die Eagle-Dateien ran, auf dem Layoutbild ist mir das so zu mühsam. Daß die LED im Schaltplan falschrum ist, wurde ja schon geschrieben. Gruß aus Berlin Michael
Hallo, und schonmal danke für die antworten. Hier nochmal die Dateien aus Eagle
Pin21 vom ATMega hat nen Kurzschluß zu VCC. Die Leitungen kreuzen sich.
AVCC und AGND sind NUR an JP7 angeschlossen. Und du fährst mit der GND Leitung über Pin3 von JP6 obwohl der gar nicht angeschlossen ist.
>ich hab ein Problem und check einfach nicht was da jetzt schon wieder >los ist.. Für sowas gibt's den DRC (Design Rule Check). Der findet auf Deiner Platine einige Sachen.
Guten Morgen. Du hast natürlich recht mit dem Design Rule Check. Wenn ich den mal ausgeführt hätte, hätte ich den Kurzschluss zwischen Pin 21 und VCC wohl auch finden können. Alles weiter was mir der Design Rule Check bemängelt ist derzeit unrelewant da es mir derzeit egal ist ob Leitungen unter den Spg-Reglern verlaufen oder nicht da sie eh nicht festgeschraubt werden auf dieser Test Platine. Werde die Fehler im Layout aber beheben. Das AVCC und AGND über JP7 laufen hatte ich schon bemerkt sollte eigentlich nicht so sein habe sie aber schon mit draht beschaltet. Zu GND und PIN3 ja das ist schon richtig aber ich habe den Jumper PIN3 im Prinzip ausgelassen er existiert nicht so zusagen. Da es immer noch nicht funktioniert werde ich das ganze nochmal neu Routen und einzeln Spannungsversorgung und MC wäre nett wenn ihr es euch dann nochmal anschauen würdet. Könntet ihr mir eine Reset schaltung entfehlen? mfg andreas
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.