Hallo! Ich möchte für EAGLE eine eigene Bibliothek für eine "Widerstandsbrücke" basteln (Nicht mit einer Messbrücke verwechseln). Was ich bis jetzt habe, seht ihr auf dem Screenshot im Anhang. Die zwei Pads auf der rechten Seite habe ich mit einem Polygon verbunden. Beim Design Rule Check (DRC) das Boardlayouts bekomme ich aber x Fehlermeldungen wegen "Clearance" und "Width". Wie muss ich das Package für EAGLE gestalten, dass der DRC keine Fehler bringt!? Danke. Gruß Mario P.S.: Der Beitrag steht schon im µC & Elektronik-Bereich (Beitrag "EAGLE: Package für Widerstandsbrücke"), aber ich konnte ihn nicht hierher verschieben. - Hier passt er aber besser hin...
Brückenbauer schrieb: > Hallo! > > Ich möchte für EAGLE eine eigene Bibliothek für eine "Widerstandsbrücke" > basteln (Nicht mit einer Messbrücke verwechseln). > Was ich bis jetzt habe, seht ihr auf dem Screenshot im Anhang. > Die zwei Pads auf der rechten Seite habe ich mit einem Polygon > verbunden. > Beim Design Rule Check (DRC) das Boardlayouts bekomme ich aber x > Fehlermeldungen wegen "Clearance" und "Width". Was genau soll das werden? Du willst zwei physische Bauteile als ein logisches in Eagle haben? Wozu? Wenn´s unbedingt sein muss, mache aus den rechten zwei Pads eines und ziehe die Lötstoppmaske über die Mitte des Pads. Max
Das ist quasi ein Template. In dem ich den Widerstand bzw. 0 Ohm-Brücke auf das andere Pad löte, erhalte ich eine andere Funktion. Die Lötstoppmaske (Layer: tStop) geht automatisch über ein ganze Pad. Wenn ich die zwei rechten Pads durch eins ersetze ist das zumindest so...
Hab's! - Hab die automatisch angelegten tStop- und tCream-Flächen deaktiviert und manuell gesetzt...
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.