Forum: FPGA, VHDL & Co. Zaehler simulieren


von Owen S. (senmeis)


Lesenswert?

Hi,

ich habe einen mit dem CoreGenerator generierten 4 Bit Zähler (Binary 
Counter) mit ISE 12.4 und ModelSim SE 6.5 simuliert. Parameter sind wie 
folgt:

Device: Spartan-3E, Takt: 50MHz

Die Simulation läuft reibungsfrei nur ab 2us, zuvor gibt es Lücken, d.h. 
der Zähler verpässt einige Takte. Muss man einige Zeit warten bis das 
System stabilisiert ist?

Gruss
Owen

von Lothar M. (Firma: Titel) (lkmiller) (Moderator) Benutzerseite


Lesenswert?

Owen Senmeis schrieb:
> ich habe einen mit dem CoreGenerator generierten 4 Bit Zähler
Eine Zähler aus dem Core-Generator? Das ist brutal...  :-o

> Muss man einige Zeit warten bis das System stabilisiert ist?
Lies mal das Handbuch zum Zähler. Manche Modelle von Xilinx brauchen 
für gewisse Zeit einen Reset...

BTW
Ich schreibe alle meine Zähler von Hand und die laufen ab der ersten 
Nanosekunde:
1
signal cnt : unsigned(3 downto 0);
2
3
4
  process (clk) begin
5
    if rising_edge(clk) then
6
      cnt <= cnt+1;
7
    end if;
8
  end process;

von PittyJ (Gast)


Lesenswert?

Ohne Quellcode kann man nichts dazu sagen.
Eigentlich geht es sofort los. Manche automatisch generierte Testbenches 
warten am Anfang aber etwas.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.