Forum: Platinen Altium Designer: Via Durchmesser innen kleiner als aussen


von M.A. S. (mse2)


Lesenswert?

Ich versuche gerade (bisher vergeblich), Viapads auf den Innenlagen 
kleiner zu definieren als auf den Aussenlagen.
Ich hätte gerne:

TOP   |<----- 350 µm ----->|

Innen1   |<-- 275 µm -->|__________|<-- 275 µm -->|

Innen2                             |<-- 275 µm -->|

etc.


Das Problem ist dabei, dass ich nur das hier hinkriege:

TOP    |<----- 350 µm ----->|

Innen1 |<----- 350 µm ----->|__________|<-- 275 µm -->|

Innen2                                 |<-- 275 µm -->|

etc.

Das Pad des Vias Top/Innen1 ist auf der Innenlage so groß wie aussen. 
Ich hätte es aber eben gerne kleiner.
Geht das?
Weiß jemand wie?

Gruß,
Michael

von TestX .. (xaos)


Lesenswert?

ich verstehe deine grafik zwar nicht wirklich...aber den paddurchmesser 
von vias kannst du pro lage ändern indem du auf via klickst -> fullstack 
-> edit full stack via size

von M.A. S. (mse2)


Lesenswert?

>>> ich verstehe deine grafik zwar nicht wirklich...
Offenbar aber genau genug, das ist nämlich genau das, was ich wissen 
wollte.
Tausend Dank!

:)

von M.A. S. (mse2)


Lesenswert?

Ich nochmal,

ich weiß jetzt, wie ich Via Pads nachträglich so hinbiege, wie ich sie 
brauche. Zur Not reicht das. Komfortabler fände ich es, wenn man bei 
Interaktiven Routen schon automatisch die Richtigen Padgrößen erhielte.
Ich sehe in den Design Rule Einstellungen keine Möglichkeit dazu.
Habe ich auch hier Tomaten auf den Augen oder gibt's das nun wirklich 
nicht?

Gruß,
Michal

Schönen Feierabend für heute!

von TestX .. (xaos)


Lesenswert?

du musst glaube ich pro layer eine design rule anlegen (designrule 
query), dann sollte es gehen. bin mir aber unsicher - im zweifelsfall 
ruf morgen eben beim altium support an..die wissen das definitiv wie man 
es am besten löst! :)

von Ralf (Gast)


Lesenswert?

Es gibt "preferred via sizes", aber ob die auch den Stack 
berücksichtigen... In den Preferences kannst du's unter "Interactive 
Routing" einstellen, wenn ich mich grad recht erinnere.
Ich würd sagen, die F1-Taste ist jedenfalls dein Freund, bzw. die 
Online-Hilfe.

Ralf

von TestX .. (xaos)


Lesenswert?

Ralf schrieb:
> Es gibt "preferred via sizes", aber ob die auch den Stack
> berücksichtigen...

hab mal eben nachgeschaut, man kann die einfach an den layer binden über 
die query optionen, fertig.
also designrules -> via size -> größen eingeben -> dann oben links 
"layer" auswählen und im dropdown dann den layer angeben oder manuell 
eingeben.
das jeweils 1mal pro layer oder mit den querys und AND arbeiten (1ne 
regel für innen, 1ne für außen)

von Ralf (Gast)


Lesenswert?

Dann geh ich mal davon aus, dass ich helfen konnte :)

Ralf

von Michael K. (mab)


Lesenswert?

Hallo,

zu Altium kann ich nichts beitragen.

Mich würde aber interessiern wie das hier zu verstehen ist:


Michael S. schrieb:
> Ich hätte gerne:
>
> TOP   |<----- 350 µm ----->|
>
> Innen1   |<-- 275 µm -->|__________|<-- 275 µm -->|
>
> Innen2                             |<-- 275 µm -->|
>
> etc.


Sollen das der Aussendurchmesser des Via's sein?
Falls ja, wie soll das denn hergestellt werden?

Gruß
Michael

von Michael K. (mab)


Lesenswert?

Michael K. schrieb:
> Falls ja, wie soll das denn hergestellt werden?


Nochmals Hallo,

wenn man erst einmal, so wie ich gerade, verstanden hat das der Strich 
in der Mitte der Grafik ein Leiterzug ist, erkärt sich der Rest von 
selbst.

Das wird aber ein teures Platinchen :)

Gruß

von TestX .. (xaos)


Lesenswert?

Michael K. schrieb:
> Das wird aber ein teures Platinchen :)

wenn man sich schon Altium leistet dürfen die Ergebnisse auch was kosten 
;)

von Michael K. (mab)


Lesenswert?

Andi D. schrieb:
> wenn man sich schon Altium leistet dürfen die Ergebnisse auch was kosten
> ;)

Als Hausnummer würde ich mal sagen das drei bis vier Durchgänge an PCB 
Mustern mit den hier angedeuteten Anforderungen reichen sollten die SW 
zu bezahlen.

von M.A. S. (mse2)


Lesenswert?

Hallo an alle,
vielen Dank für Mühen und Antworten!

@Ralf:
ich sehe keine Möglichkeit, die Preffered size selektiv auf verschiedene 
Layer des Stacks wirken zu lassen.

@Andi D.:
>>>...man kann die einfach an den layer binden über die query optionen, fertig.
>>> also designrules -> via size -> größen eingeben -> dann oben links >>>"layer"
>>> auswählen und im dropdown dann den layer angeben oder manuell
>>> eingeben.
>>> das jeweils 1mal pro layer oder mit den querys und AND arbeiten (1ne
>>> regel für innen, 1ne für außen)

Also ich bekomme es bislang damit nicht hin, dass mir Vias der 
gewünschten Eigenschaften erzeugt werden.

Bisher sahen meine Via-Rules so aus, dass ich Start- und Stoplayer 
festgelegt habe und dann die Pad- und Bohrgrößen dafür festlegte.
Allerdings geht es dabei halt nicht, dass Start- und Stoplayer 
unterschiedliche Padgrößen erhalten (jedenfalls nicht, dass ich wüßte, 
wie).

Wenn ich stattdessen mit OnLayer arbeite, setzt mir das Programm 
irgendwelche Vias in die Landschaft, die ich in diesen Rules gar nicht 
spezifiziert habe (0,7mm Pad statt 0,35 oder 0,275).
Sehr seltsam...


@Michael K: Du hast es letztendlich richtig verstanden mit dem 
Leiterbahnzug!  :)
Ich hatte keine Zeit, eine ordentliche Zeichnung anzufertigen, sorry!

von Ralf (Gast)


Lesenswert?

> ...setzt mir das Programm irgendwelche Vias in die Landschaft...
Hört sich von den Werten her stark nach den defaults an, die kann man 
aber umstellen.

Ralf

von M.A. S. (mse2)


Lesenswert?

Wenn ich die Defaults folgendermaßen umstelle:
350µm an Top und Bottom, 275µm sonst,
dann erhalte ich trotzdem bei allen Vias, für die keine Rules 
existieren, 700µm Pads.
Seltsam...

Michael

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.