Forum: Mikrocontroller und Digitale Elektronik Verständnissfrage CD4543 7Segment Treiber


von Patrick E. (f4550tim)


Lesenswert?

Hallo Forum,

ich habe 3 CD4543. Die Datenleitungen hängen alle auf einem Bus. Nun 
möchte ich von meinem AVR aus in den Speicher eines jeden 4543 die Daten 
schreiben die ich brauche.
Habe ich es richtig verstanden, dass ich die LD/LE Leitung zum 
übernehmen der Daten auf LOW ziehen muss, somit die Daten in das 
Register übernommen werden und wenn ich dann LD/LE wieder auf HIGH lege 
diese darin bleiben und sich nicht mehr verändern, egal was ich an die 4 
Datenpins anlege ?

Nachdem die Daten gleich nach übernehmen angezeicht werden sollen, muss 
ich PH und BL fest auf 0V legen.
So habe ich das aus dem Datenblatt herausgelesen. Ist das so richtig ?

Vielen Dank
Tim

von 6A66 (Gast)


Lesenswert?

Hallo Tim

Tim E. schrieb:
> Habe ich es richtig verstanden, dass ich die LD/LE Leitung zum
> übernehmen der Daten auf LOW ziehen muss, somit die Daten in das
> Register übernommen werden und wenn ich dann LD/LE wieder auf HIGH lege
> diese darin bleiben und sich nicht mehr verändern, egal was ich an die 4
> Datenpins anlege ?

Ja

Tim E. schrieb:
> Nachdem die Daten gleich nach übernehmen angezeicht werden sollen, muss
> ich PH und BL fest auf 0V legen.

Jein
Je nachdem wie Deine LEDs angeschlossen sind. Für Common Cathode ist 
Deine Annahme richtig. Für Common Anode sind beide anders herum 
anzuschließen.

rgds

von Patrick E. (f4550tim)


Lesenswert?

Vielen Dank

von karadur (Gast)


Lesenswert?

Hallo

das der für LCD gedacht ist,ist klar oder?

von 6A66 (Gast)


Lesenswert?

karadur schrieb:
> das der für LCD gedacht ist,ist klar oder?

Hallo Karadur:

Zitat Datenblatt NXP:
"The HEF4543B is a BCD to 7-segment latch/decoder/driver for liquid 
crystal and LED displays."

"II/O input/output current - 10 mA"

Damit sollte er für die LED geeignet sein - oder was hindert?

rgds

von karadur (Gast)


Lesenswert?


von Dietrich L. (dietrichl)


Lesenswert?

6A66 schrieb:
> Tim E. schrieb:
>> Habe ich es richtig verstanden, dass ich die LD/LE Leitung zum
>> übernehmen der Daten auf LOW ziehen muss, somit die Daten in das
>> Register übernommen werden und wenn ich dann LD/LE wieder auf HIGH lege
>> diese darin bleiben und sich nicht mehr verändern, egal was ich an die 4
>> Datenpins anlege ?
>
> Ja

Ich bin für nein.

Im oben zitierten Datenblatt von NXP steht zwar: /LE latch enable input 
(active LOW), aber in der Tabelle 3 steht:
High: die Ausgänge folgen den Eingängen
Low:  n.c. (no change)
Und in meinem Datenbuch von NS ist die Tabelle genauso. Hier ist der 
Eingang allerdings mit LE bezeichnet (ohne Invertierungsstrich!), d.h. 
aktiv High.

Ich schätze mal, bei NXP ist das mit dem inversen LE falsch. Die 
Innenschaltung von NXP zeigt auch, dass Low das Latch sperrt.

Gruß Dietrich

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.