Hallo Zusammen, ich bin auf dem FPGA/CPLD-Gebiet ziemlich neu und hätte eine kurze Frage. Ich mancher Literatur bzw. in Datenblätter ist die Rede von "(non) Integer-Related Clocks", wenn ich nach Clocks und Clockgeneratoren für FPGAs und CPLDs suche... Ich würde mich gerne erkundigen, ob jemand weiß, was das genau heisst... Was sind non-integer related/based clocks, und was sind integer based Clocks? Würde mich über jeden Tipp, jede Hilfe freuen... LG Spice
non integer related clocks sind Clocks die nicht Ganzzahlig von einander abhängen. clk1 = 5 * clk2 sind zwei "integer related clocks" clk1 = 5/2 * clk2 sind zwei "non integer related clocks"
Besten Dank für die Antwort... Kann man mit einer non-integer related clock also nur Bruchteile des Referenztaketes erzeugen? Wie schauts bei einer non-integer related clock clk1 = 5/1 * clk2 aus oder clk1 = 2/5 * clk2??? Bezieht sich "(non) integer" auf die Ganzzahlige Stelle von clk1, die bei non-integer related clocks 0 sein muss? So ganz verstehe ich das leider noch nicht... Danke nochmal und Gruß Spice
Spice schrieb: > Was sind non-integer related/based clocks, und was sind integer based > Clocks? Hört sich nach herstellerspezifischer Definition an. Sehr wahrscheinlich sind damit ganzzahlige und nicht-ganzzahlige Teiler gemeint sind (ein Integer ist auf Deutsch nämlich einfach eine "ganze Zahl" wie 1,2,3,4,5... und nicht eine rationale oder gar irrationale Zahl wie 7/3 oder PI). http://de.wikipedia.org/wiki/Ganze_Zahl http://de.wikipedia.org/wiki/Rationale_Zahl http://de.wikipedia.org/wiki/Irrationale_Zahl
Besten Dank Lothar... Also sollte ich mit meiner Annahme richtig liegen, dass der erzeugte Takt bei einer non-integer related Clock immer kleiner sein muss, als der Referenztakt... http://www.silabs.com/Support%20Documents/TechnicalDocs/Si5351.pdf direkt die erste Zeile Kommt mir allerdings seltsam vor, da das teil aus einem 25-27MHz Quarz 8kHz-160MHz machen soll :-/ Ich vermute der Hersteller meint mit dem Satz irgendwie was anderes... Danke nochmal für die Infos... Gruß Spice
Spice schrieb: > Ich vermute der Hersteller meint mit dem Satz irgendwie was anderes... Ich vermute, er meint mit "non-integer-related" ganz einfach rationale Zahlen. Denn irrationale Zahlen lassen sich nicht so einfach generieren... Und das findet sich dann auch im Abschnitt 3:
1 | The first stage of synthesis multiplies the input frequencies to an |
2 | high-frequency intermediate clock, while the second stage of synthesis |
3 | uses high resolution MultiSynth fractional dividers to generate the |
4 | desired output frequencies. |
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.