Hallo, wenn ich einen normalen LVDS Clock Buffer Chip verwende um einen Takt von einem LVDS Oszillator auf einer Platine zu verteilen, kann ich dort die P+N Signale einfach vertauschen? P->N und N->P: LVDS Oszillator P --> Clock Buffer Eingang N LVDS Oszillator N --> Clock Buffer Eingang P und ggf. auch Clock Buffer Ausgang P --> Clock Signal N Clock Buffer Ausgang N --> Clock Signal P oder halt normal P->P und N->N. Wäre deutlich einfacher fürs Layout weil sonst Überkreuzungen und Layerwechsel auftreten die ich gern vermeiden würde. Gibt dann halt einen invertierten Takt, aber der Takt läuft ja unabhängig vom Rest der Schaltung und daher sollte das ja eigentlich keinen Unterschied machen. Oder übersehe ich hier etwas? Frohe Weihnachten! Mac
:
Bearbeitet durch User
Mac Gyver schrieb: > Gibt dann halt einen invertierten Takt, aber der Takt läuft ja > unabhängig vom Rest der Schaltung und daher sollte das ja eigentlich > keinen Unterschied machen. Wenn Du die Leitungen vertauschst, hast Du einen invertierten Takt, bzw. eine Phasenverschiebung um 180°. Bei einem einzelnen Takt eines Oszillators ist das völlig unproblematisch. Die Auswirkungen muß man betrachten, wenn weitere Takte, oder Datenleitungen wie bei High-Speed-ADC ins Spiel kommen. LG, Maik
Tut problemlos, macht man regelmäßig. Gerade wegen Layoutvereinfachung. Ein- UND Ausgänge tauschen -> keine Phasendrehung Nur Ein- ODER Ausgänge tauschen -> 180 Grad Phasendrehung
:
Bearbeitet durch User
OK, Danke euch beiden! Das macht die Sache viel einfacher. :-)
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.