Forum: Mikrocontroller und Digitale Elektronik JTAG PullDowns beim LPC1766FBD100


von Holger K. (holgerkraehe)


Lesenswert?

Hallo zusammen

Beim STM32 sind die JTAG Widerstände ja bereits integriert.
Wie sieht dies beim LPC1766 von NXP aus?

Leider konnte ich in den Datenblätter nichts dazu finden.


Danke schonmal

von W.S. (Gast)


Lesenswert?

Holger K. schrieb:
> Beim STM32 sind die JTAG Widerstände ja bereits integriert.

Ich würde mich auf sowas niemals verlassen. ein paar simple Widerstände 
sind doch kein Thema.

W.S.

von Nils (Gast)


Lesenswert?

Holger K. schrieb:
> Beim STM32 sind die JTAG Widerstände ja bereits integriert.
> Wie sieht dies beim LPC1766 von NXP aus?

Laut Datenblatt gilt für die JTAG Pins:

- 5 V tolerant pad providing digital I/O functions with TTL levels and 
hysteresis. This pin is pulled up to a voltage level of 2.3 V to 2.6 V.

- 5 V tolerant pad with TTL levels and hysteresis and internal pull-up 
resistor.

Also sind streng gesehen keine externen Pullups nötig. Da jedoch nicht 
spezifiziert sind wie stark der Pullup intern ist setzte ich zusätzlich 
externe Pullups ein. Better safe than sorry.

(hab das JTAG Interface von den NXP Referenzschaltungen kopiert. Wenn 
die das machen, dann wird das schon einen Grund haben.)

Nils

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.