Forum: Platinen GND anschluss mittels vias an GND plane


von Marco T. (marcotp)


Lesenswert?

Hallo

Ich arbeite an einem kleinen Projekt mit einer MCU, einem Max232 und ein 
paar weiteren SMD Komponenten.
Das ganze habe ich als 2 lagige Platine entwickelt. Auf der Unterseite 
befindet sich eine GND Plane.

Die Frage:
Kann ich einfach alle GND Anschlüsse mittels vias auf die GND Plane 
hängen?
Ich habe da von GND loops und ähnlichen Dingen gelesen?
Worauf muss ich aufpassen?

: Verschoben durch Moderator
von Georg G. (df2au)


Lesenswert?

Via im Pad macht manchmal Probleme. Mit etwas Pech liegt Lötstoplack auf 
dem Via. Beim Löten fliesst Zinn in das Via (Abhilfe: tented Vias, 
kostet extra).

Solange du keine HF oder Mikrovolt NF Schaltungen hast, sind 
Masseschleifen nicht kritisch. Wenn du Analog und Digital Schaltungen 
vermischt, ist es meist sinnvoll, die Massen getrennt zu führen und nur 
an einem Punkt zu verbinden.

Bei dicht gepackten Schaltungen ist es gängige Praxis, oben und unten 
Signale zu führen und für VCC und GND jeweils eine Lage im Inneren zu 
spendieren.

von Falk B. (falk)


Lesenswert?

@ Marco T. (marcotp)

>Ich arbeite an einem kleinen Projekt mit einer MCU, einem Max232 und ein
>paar weiteren SMD Komponenten.
>Das ganze habe ich als 2 lagige Platine entwickelt. Auf der Unterseite
>befindet sich eine GND Plane.

Hmm.

>Kann ich einfach alle GND Anschlüsse mittels vias auf die GND Plane
>hängen?

Im Prinzip ja.

>Ich habe da von GND loops und ähnlichen Dingen gelesen?

Jaja, die bösen Ground loops. Kommn gleich nach dem Yeti und 
Wolpertinger ;-)

>Worauf muss ich aufpassen?

https://www.mikrocontroller.net/articles/Richtiges_Designen_von_Platinenlayouts#Vorgehen_bei_der_Layouterstellung

Abschnitt Masseflächen

von Norbert S. (norberts)


Lesenswert?

Georg G. schrieb:
> Bei dicht gepackten Schaltungen ist es gängige Praxis, oben und unten
> Signale zu führen und für VCC und GND jeweils eine Lage im Inneren zu
> spendieren.

Moin,

Für einen µC mit Max232 (also alles langsam) gleich ne 4-lagige Platine 
draus machen?

Nee, bei sowas ist GND auf der Unterseite wunderbar, wenn man die nicht 
durch andere Leitungen zu einem Mäander macht, das sich 3x um die 
Platine wickelt und selbst das ist normalerweise kein Problem.

Kritisch wird sowas z.B. bei Treibern, die mal eben in <<1µs mit 2A auf 
Mosfetgates ballern o.Ä.. Davon lässt der Anfänger aber sowieso besser 
die Finger.

Gruß,
Norbert

von georg (Gast)


Lesenswert?

Marco T. schrieb:
> Ich habe da von GND loops und ähnlichen Dingen gelesen?

Wenn du von jedem GND-Pin eines ICs ein Via zur GND-Plane setzt, ist da 
nirgends keine GND-Loop nicht. Es ist einfach nur GND jedes ICs optimal 
an die GND-Plane angeschlossen.

Wichtig ist nur, dass die GND-Plane auch tatsächlich eine solche ist, 
und nicht etwa zerfressen von Leitungen oder sonstigen Unterbrechungen.

Georg

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.