Ich beschäftige mich gerade mit dem Clockbaustein SI5351. Leider stolpere ich bereits über eine fundamentale Aussage im Datenblatt (AN619). Dort heißt es: The fractional ratio a+b/c has a valid range of 15 + 0/1,048,575 and 90 +0/1,048,575 and is represented in the Si5351 register space using the equations below. Sorry aber ich verstehe nicht was „15 + 0/1,048,575 and 90 +0/1,048,575“ bedeutet. Das grenzt doch wahrscheinlich den zulässigen Zahlenbereich der Summe a+b/c ein, aber auf welchen Bereich? 0/1,048,575 kann ja kaum ein Bruch sein, denn der wäre ja 0 und wozu dann das alles? Bei der Dimensionierung des Multisynth Divider steht für dem Summanden a + b/c: Divider represented as fractional number, between 8 + 1/1,048,575 and 900. Ist das so zu verstehen, dass der Summand im Bereich 8,000000854 bis 900 sein darf? Ich sehe vor lauter Bäume wohl den Wald nicht. Schon jetzt herzlichen Dank, wenn mir jemand auf die Sprünge helfen kann. Michael
Sorry für die Speicherplatzbelegung: Habe es glaube jetzt verstanden und praktisch ausprobiert, es läuft: Beim VCO darf a+b/c im Bereich von 15 bis 90 liegen und beim Teiler im Bereich von 8,000000854 bis 900.
Michael schrieb: > Beim VCO darf a+b/c im Bereich von 15 bis 90 liegen Das ist der maximal mögliche Bereich. Der erlaubte Bereich hängt von der angelegten Clockfrequenz (10...40MHz) bzw. der Quarzbeschaltung (z.B. 27MHz) ab. Michael schrieb: > ...und beim Teiler im Bereich von 8,000000854 bis 900. Laut Rev. 0.8 der AppNote sind es 8....2048 (20Bit breiter Bruchteil), wobei eine ganzzahlige Teilung durch 2,4 oder 6 auch erlaubt ist.
Hat jemand aktuell eine Bezugsquelle dafür? Selbst digikey ist gerade leer.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.